# Termin zajęć

Wtorek NP

7:30 - 11:00

# Układy cyfrowe i systemy wbudowane

| Osoby wykonujące ćwiczenie:               | Grupa:           |
|-------------------------------------------|------------------|
| Jakub Suski 264028, Adam Czekalski 264488 | D                |
| Tytuł ćwiczenia:                          | Laboratorium nr: |
| Licznik synchroniczny sterowany           | 6                |
| Data wykonania ćwiczenia 5.12.2023        | Ocena:           |
| Data oddania sprawozdania 19.12.2023      |                  |

Na zajęciach laboratoryjnych, wykorzystano cały szereg nabytych do tej pory umiejętności, konstruując 8-bitowy licznik NKB mogący liczyć zarówno w górę jak i w dół na płytce CPLD.

# 1. Plik modułowy VHDL

```
20 library IEEE;
21 use IEEE.STD LOGIC 1164.ALL;
22 use IEEE.NUMERIC STD.ALL;
23
24 -- Uncomment the following library declaration if using
25 -- arithmetic functions with Signed or Unsigned values
26 --use IEEE.NUMERIC STD.ALL;
27
28 -- Uncomment the following library declaration if instantiating
29 -- any Xilinx primitives in this code.
   --library UNISIM;
30
   --use UNISIM.VComponents.all;
31
32
33 entity counter is
       Port ( START_STOP : in STD_LOGIC;
34
35
              PAUSE : in STD_LOGIC;
              LOAD : in STD LOGIC;
36
              RESET : in STD LOGIC;
37
38
              OUT O: out STD LOGIC VECTOR (7 downto 0);
               IN_I : in STD_LOGIC_VECTOR (7 downto 0);
39
              REVERSE : in STD LOGIC;
40
41
              CLOCK : in STD LOGIC);
42 end counter;
43
44 architecture Behavioral of counter is
45
46
      signal number : UNSIGNED(7 downto 0) := (others => '0');
      signal isStarted : STD LOGIC := '0';
47
48
49
50 begin
51
52
      process(START STOP)
53
      begin
         if START STOP = '1' then
54
55
            isStarted <= '1';
56
```

Rysunek 1 Pierwszy fragment pliku modułowego VHDL

```
elsif START STOP = '0' then
57
             isStarted <= '0';
58
59
          end if:
60
61
       end process;
62
63
       process (CLOCK, PAUSE, LOAD, RESET)
64
65
       begin
          if RESET = '1' then
66
             number <= (others => '0');
67
68
          elsif PAUSE = '0' and isStarted = '1' then
69
             if LOAD = '1' then
70
71
                number <= UNSIGNED(IN I);
72
             --end if;
             elsif rising edge (CLOCK) then
73
                if REVERSE = '0' then
74
75
                   number <= number + 1;
76
                elsif REVERSE = '1' then
                   number <= number - 1;
77
78
                end if;
79
             end if;
          end if;
80
81
       end process;
82
       OUT O <= STD LOGIC VECTOR (number);
83
84
85
    end Behavioral;
86
87
```

Rysunek 2 Drugi fragment pliku modułowego VHDL

Licznik składa się z następujących portów:

- START\_STOP kiedy podajemy na linię sygnał o wartości '1', licznik odlicza, kiedy '0' licznik zatrzymuje się
- LOAD pozwala załadować liczbę podaną na porcie IN\_I, gdy podamy sygnał '1'
- RESET pozwala zresetować licznik do stanu początkowego, gdy podamy na linię sygnał '1'
- OUT\_O port podający liczbę na wyjście
- IN\_I pozwala wprowadzić 7 bitową liczbę, od której licznik ma rozpocząć liczenie
- REVERSE określa w którą stronę odlicza licznik jeśli REVERSE = '0', wtedy w górę, jeśli REVERSE = '1', wtedy w dół
- CLOCK zegar działający analogicznie jak w układach sekwencyjnych

W kodzie VHDL wykorzystano też zmienne pomocnicze:

• *isStarted* – zmienna typu bool sygnalizująca czy licznik rozpoczął liczenie, jeśli tak, to przyjmuje wartość '1', jeśli nie, to '0'

 number – zmienna typu UNSIGNED, która przechowuje aktualny stan w jakim znajduje się licznik, która jest parsowana na zmienną typu wektor, w celu podania jej na port OUT\_O

### 2. Plik testowy VHDL

```
LIBRARY ieee;
29
        USE ieee.std logic 1164.ALL;
30
31
      -- Uncomment the following library declaration if using
32
        -- arithmetic functions with Signed or Unsigned values
       L--USE ieee.numeric_std.ALL;
33
34
35
     ENTITY test IS
      LEND test;
36
37
38
     ARCHITECTURE behavior OF test IS
39
40
             -- Component Declaration for the Unit Under Test (UUT)
41
42
             COMPONENT counter
43
            PORT (
44
                  START_STOP : IN std_logic;
45
                  PAUSE : IN std logic;
                 LOAD: IN std_logic;

RESET: IN std_logic;

OUT_0: OUT std_logic_vector(7 downto 0);
46
47
48
49
                 IN I : IN std logic vector (7 downto 0);
                 REVERSE : IN std_logic;
50
51
                 CLOCK : IN std logic
52
            END COMPONENT:
53
54
55
56
           --Inputs
57
           signal START_STOP : std_logic := '0';
58
           signal PAUSE : std_logic := '0';
59
           signal LOAD : std logic := '0';
           signal RESET : std logic := '0';
60
61
           signal IN_I : std_logic_vector(7 downto 0) := (others => '0');
           signal REVERSE : std logic := '0';
62
           signal CLOCK : std_logic := '0';
63
64
65
             --Outputs
66
           signal OUT_0 : std_logic_vector(7 downto 0);
67
68
        BEGIN
69
            -- Instantiate the Unit Under Test (UUT)
70
71
           uut: counter PORT MAP (
72
                   START STOP => START STOP,
73
                   PAUSE => PAUSE,
74
                   LOAD => LOAD
75
                   RESET => RESET,
76
                   OUT_O => OUT_O,
77
                   IN \overline{I} \Rightarrow IN_I,
78
                   REVERSE => REVERSE,
79
                   CLOCK => CLOCK
80
81
           CLOCK <= not CLOCK after 10 ns;
82
83
            START_STOP <= '1', '0' after 50 ns, '1' after 100 ns, '0' after 500 ns;
             IN_I <= "10000001";</pre>
84
85
             LOAD <= '1' after 40 ns, '0' after 55 ns;
             PAUSE <= '1' after 170 ns, '0' after 250 ns;
86
            RESET <= '1' after 1000 ns, '0' after 1050 ns;
REVERSE <= '1' after 80 ns, '0' after 200 ns;
87
88
89
90
       END:
91
```

# 3. Symulacja



Rysunek 4 Symulacja układu licznika

Od początku symulacji idąc, widać że jeśli na porcie *start\_stop* pojawi się zbocze wyzwalające, licznik liczy do przodu. Następnie gdy magistrali *in\_i* podajemy wektor o wartości "10000001" oraz na port *load* zbocze wyzwalające, do licznika zostaje załadowany wektor z magistrali. Następnie pojawia się zbocze wyzwalające na porcie *reverse* oraz *start\_stop* co jest równoważne z rozpoczęciem liczenia w tył. Następnie zostaje podana wartość logiczna '1' na port *pause*, nie zmieniając stanu portu *start\_stop* co powoduje wstrzymanie liczenia do momentu podania wartości '0' na port *pause*. Kolejno znów zmienia się kierunek liczenia, poprzez podanie na port *reverse* '0', więc licznik liczy znów w przód.

#### ĠNOGNOGNOGNOGNOGNOGNOGNO RS232 RX Display4x7S RS RX RS\_RX counter Clk XT DP(3:0) D7S\_S(7:0) D7S\_S(7:0) START\_STOPUT\_O(7:0) START STOP 115200bps/8b/NoP/1b PAUSE PAUSE LOAD LOAD RESET REVERSE REVERSE CLOCK CLOCK

## 4. Podpięcie klawiatury i wyświetlacza

Rysunek 5 Plik z rozszerzeniem .sch

W celu podpięcia klawiatury i wyświetlacza do stworzonej wcześniej jednostki licznika w języku VHDL, skorzystano z pliku z rozszerzeniem .sch, w którym można było umieścić skonstruowaną wcześniej czarną skrzynkę. Podpięto moduł *RS232\_RX* oraz *Display4x7s*. Czarna skrzynka odpowiedzialna za klawiaturę jest "napędzana" generatorem pracującym w częstotliwości 1,8432MHz, natomiast licznik oraz wyświetlacz generatorem pracującym w częstotliwości 240Hz. Z klawiatury można wprowadzić wartość inicjującą licznik, na wyświetlaczu natomiast widoczny jest aktualny stan licznika w postaci 2-cyfrowej liczby szesnastkowej.

#### 5. Plik z rozszerzeniem .ucf

```
ZL-9572 CPLD board, J.Sugier 2009
  5
          # Clocks
         NET "CLOCK" LOC = "P7" | BUFG = CLK | PERIOD = 5ms HIGH 50%;
NET "Clk_XT" LOC = "P5" | BUFG = CLK | PERIOD = 500ns HIGH 50%;
          # Keys
          NET "REVERSE" LOC = "P42";
         NET "RESET" LOC = "P40";

#NET "LOAD" LOC = "P43";

NET "PAUSE" LOC = "P38";
          NET "START STOP" LOC = "P37";
          #NET "Key<5>" LOC = "P36";  # shared with ROT_A
#NET "Key<6>" LOC = "P24";  # shared with ROT_B
#NET "Key<7>" LOC = "P39";  # GSR
18
19
          # LEDS
          #NET "LED<0>" LOC = "P35";
#NET "LED<1>" LOC = "P29";
20
          #NET "LED<2>" LOC = "P33";
          #NET "LED<3>"
                                    LOC = "P34";
          #NET "LED<4>" LOC = "P28";
          #NET "LED<5>"
                                    LOC = "P27";
          #NET "LED<6>" LOC = "P26";
26
          #NET "LED<7>" LOC = "P25";
          #NET "LED<8>" LOC = "P13"; # shared with seg. B
#NET "LED<9>" LOC = "P11"; # shared with seg. F
#NET "LED<10>" LOC = "P12"; # shared with seg. A
          #NET "LED<11>" LOC = "P18"; # shared with seg. DP
          #NET "LED<12>" LOC = "P22"; # shared with seg. C
          #NET "LED<13>" LOC = "P20"; # shared with seq. G
          #NET "LED<14>" LOC = "P19"; # shared with seg. D
#NET "LED<15>" LOC = "P14"; # shared with seg. E
36
          # DISPL. 7-SEG
38
         NET "D7S_D<0>" LOC = "P8" | SLEW = "SLOW";
NET "D7S_D<1>" LOC = "P6" | SLEW = "SLOW";
39
40
         NET "D7S_D<2>" LOC = "P4" | SLEW = "SLOW";
41
         NET "D7S D<2>" LOC = "P4" | SLEW = "SLOW";
NET "D7S D<3>" LOC = "P9" | SLEW = "SLOW";
NET "D7S S<0>" LOC = "P12"; # Seg. A; shared with LED<10>
NET "D7S S<1>" LOC = "P13"; # Seg. B; shared with LED<8>
NET "D7S S<2>" LOC = "P22"; # Seg. C; shared with LED<12>
43
44
45
          NET "D7S_S<3>" LOC = "P19"; # Seg. D; shared with LED<14>
46
         NET "D7S_S<3>" LOC = "P19"; # Seg. D; shared with LED<14>
NET "D7S_S<4>" LOC = "P14"; # Seg. E; shared with LED<15>
NET "D7S_S<5>" LOC = "P11"; # Seg. F; shared with LED<9>
NET "D7S_S<6>" LOC = "P20"; # Seg. G; shared with LED<13>
NET "D7S_S<7>" LOC = "P18"; # Seg. DP; shared with LED<11>
          # Rotary encoder
         *NET "ROT_A" LOC = "P36";  # shared with Key<5>

#NET "ROT_B" LOC = "P24";  # shared with Key<6>
55
          # PS/2
#NET "PS2_Clk" LOC = "P3";
56
          #NET "PS2_Data" LOC = "P2";
58
59
60
          # RS-232
          NET "RS RX" LOC = "P1";
61
         #NET "RS TX" LOC = "P44";
```

Rysunek 6 Plik z rozszerzeniem .ucf

#### Kolejne przyciski odpowiedzialne są za:

- K0 zmiana kierunku liczenia
- K1 zresetowanie licznika
- K2 załadowanie wartości do licznika
- K3 wstrzymanie liczenia
- K4 rozpoczęcie liczenia

Odkomentowano sekcje odpowiedzialne za klawiaturę, wyświetlacz oraz zegary.

# 6. Wnioski

Licznik działał poprawnie, według przyjętych założeń. Wszystkie założenia udało się zrealizować.